隨著 FPGA 在 AI、5G、邊緣計(jì)算和高效能運(yùn)算等領(lǐng)域的廣泛應(yīng)用,Altera 宣布進(jìn)一步擴(kuò)展其 Agilex FPGA 產(chǎn)品組合,以應(yīng)對日益增長的市場需求。Agilex FPGA 系列采用先進(jìn)的 10nm SuperFin 制程技術(shù),提供更高的能效比和性能,同時(shí)具備與英特爾其他硬件和軟件生態(tài)系統(tǒng)的無縫集成能力。
在產(chǎn)品組合方面,Altera 此次擴(kuò)展涵蓋了多個(gè)關(guān)鍵領(lǐng)域。新增了面向 AI 推理和加速的型號,這些 FPGA 具備優(yōu)化的張量處理單元(TPU)和高速接口,能夠顯著提升 AI 應(yīng)用的性能。擴(kuò)展的系列還包括高帶寬內(nèi)存(HBM)集成型號,適用于數(shù)據(jù)處理密集型場景,如數(shù)據(jù)中心和網(wǎng)絡(luò)設(shè)備。Altera 還推出了針對工業(yè)和汽車應(yīng)用的低功耗型號,支持寬溫操作和更高的可靠性。
在軟件開發(fā)方面,Altera 致力于簡化 FPGA 設(shè)計(jì)流程,提升開發(fā)體驗(yàn)。通過英特爾 Quartus Prime 設(shè)計(jì)軟件的更新,開發(fā)人員可以更高效地進(jìn)行邏輯設(shè)計(jì)、仿真和調(diào)試。新版軟件引入了 AI 輔助設(shè)計(jì)工具,能夠自動(dòng)優(yōu)化設(shè)計(jì)布局和時(shí)序,減少手動(dòng)調(diào)整的工作量。同時(shí),Altera 還強(qiáng)化了其 oneAPI 支持,使開發(fā)人員能夠使用統(tǒng)一的 C++ 和 SYCL 編程模型,跨 CPU、GPU 和 FPGA 進(jìn)行異構(gòu)計(jì)算開發(fā),大大降低了 FPGA 編程的門檻。
Altera 提供了豐富的 IP 核和參考設(shè)計(jì),涵蓋從接口協(xié)議(如 PCIe 和 DDR)到 AI 加速器等多個(gè)領(lǐng)域,幫助開發(fā)人員快速啟動(dòng)項(xiàng)目。公司還與合作伙伴共同推出了云開發(fā)平臺,支持遠(yuǎn)程仿真和原型驗(yàn)證,進(jìn)一步縮短產(chǎn)品上市時(shí)間。
Altera 通過擴(kuò)展 Agilex FPGA 產(chǎn)品組合和優(yōu)化軟件開發(fā)工具,不僅提升了 FPGA 的性能和能效,還顯著改善了開發(fā)體驗(yàn),使 FPGA 技術(shù)在更多應(yīng)用場景中得以快速部署。未來,隨著生態(tài)系統(tǒng)的不斷完善,Agilex FPGA 有望成為推動(dòng)創(chuàng)新技術(shù)發(fā)展的關(guān)鍵驅(qū)動(dòng)力。
如若轉(zhuǎn)載,請注明出處:http://www.hbdw.org.cn/product/3.html
更新時(shí)間:2026-03-25 18:16:16
PRODUCT